banner
電路設計中 減小電路板上串擾的設計原則-江門市奔力達電路有限公司 當前位置:首頁 ? 新聞中心 ? 企業動態

news center

電路設計中 減小電路板上串擾的設計原則
發布時間: 2020-11-11
點擊數:6
標簽:電路板

隨著電路板上走線密度越來越高,信號串擾總是一個難以忽略的問題。因為不僅僅會影響電路的正常工作,還會增加電路板上的電磁干擾。


電路板上的一些高頻信號會串擾到MCU電路或者MCU的I/O接口電路,形成共模電壓,眾所周知,共模電壓在電路設計時是最讓人討厭的玩意兒,因此,設計電路板時要避免各種可能造成電路工作不正常的共模電壓的串擾。


新聞1.jpg


減小電路板上串擾的設計原則簡單歸類


1,通過合理布局使各個元器件之間的連線盡量短。


2,由于串擾程度和施加干擾信號的頻率成正比,因此要使高頻信號線遠離敏感信號線。


3,施加干擾信號線與受到干擾信號線不僅要遠離,建議要用地線隔離,并且避免相互平行走線。


4,在多層PCB板中,施加干擾信號線與受到干擾信號線或敏感信號走線要用地線隔離或相隔地層。


5,在多層PCB板中,施加干擾信號線與受到干擾信號線分別在地線或地層的相對兩面,也就是隔層。


6,盡量使用輸入阻抗較低的敏感電路,必要時可以使用旁路電容降低敏感電路的輸入阻抗。


最后注意的是,在布線時,地線對于抑制信號串擾的作用是非常明顯的,在干擾線和受干擾線直接布地線,可以將串擾降低10db左右。


著名的3W布線規則


在抑制電路板走線信號串擾方面,有一個非常有名的3W布線規則(其中W就是布線寬度),它的內容是:對于寬度是3W的信號線,如果其他走線的中心和它的中心之間的距離大于3W,就能避免信號之間的串擾。如下圖所示。


新聞2.jpg


根據這個規則,3W范圍內包含了信號電流產生的75%的磁通量,只要相鄰的導線在這個范圍之外,信號之間的串擾就不會很嚴重,值得注意的是,信號電流產生的磁通量的98%包含在10W范圍內。


上一篇:暫無
下一篇:PCB電路板散熱技巧
Copyright ? 江門市奔力達電路有限公司  

技術支持:

粵ICP備2020139707號
TOP
欧美牲交a欧美牲交aⅴ免费真|日本不卡一区|久久人妻公开中文字幕|亚洲а∨天堂久久精品